About
home
'SK hynix'의 반도체 생태계 구축 활동
home

02. DRAM 동작 이해

간단하게 확인할 수 있는 첫 번째 강의의 샘플 (5분) 영상입니다.

박기덕 TL

DRAM 설계
DRAM설계 (SDR,DDR1,2,3,4, HBM)
PCRAM설계
미국 특허 44건, 국내외 특허 다수

강의 Summary

반도체 회로 동작과 DRAM의 특징, 세부 구조, 기본 동작을 학습하고
CMOS 기반 디지털 신호전달 원리와 반도체 칩, PCB카드, 메인보드 등 장비의 보드들이
동작하는 기본 원리를 학습합니다.
DRAM의 주요 동작(Active, Read, Write, Precharge, Refresh)에 대하여 시각적으로
알기 쉽게 학습할 수 있습니다.
※ 해당 컨텐츠는 SK하이닉스 내부 구성원이 함께 학습하는
‘스마트 쿠키 - 프라임’이라는 컨텐츠의 일부 입니다.

강의 목차

1강. 반도체 회로 동작 (MOS와 Logic)
1-1강. 반도체란 무엇인가? (반도체 Switch의 역할) (Lv.1)
- (OX퀴즈) 전류의 방향 - (OX퀴즈) 실리콘의 산화 - (OX퀴즈) 실리콘에 불순물을 주입하는 이유 - (OX퀴즈) NMOS, PMOS Turn-on - Computer와 Switch의 History - 진공관을 이용한 전자식 컴퓨터의 장/단점 - 반도체 Transistor의 발명 - MOSFET의 발명 - 무어의 법칙 - 황의법칙 - Chip 내 물질의 분류 - 도체 vs. 반도체 vs. 부도체 저항 비교 - Switch - Chip 내에는 반도체가 없다
1-2강. CMOS Logic 동작 쉽게 배우기 (Lv.1)
- MOS의 특징 - NMOS 동작 - PMOS 동작 - NMOSFET vs. PMOSFET - 단자 간 전압의 종류 - Gate와 Source 간 전위차 Vgs - Current Mode와 관련 있는 Vds - Vt의 크기와 관련 있는 Vbs - CMOS란? - 물통에 비유한 Switch - 어떤 Tr.이 좋은 Tr.인가? - 신호전달방식 - 회로/평면도/입체도로 보는 신호전달 - Inverter Chain에서의 신호전달
1-3강. Logic 회로의 이해 (가장 쉬운 콘트롤러 설계하기) (Lv.2)
- Logic Gate - 자동판매기 (NOR Gate) Controller설계 - CMOS Digital Logic구성 예 - IC집적회로 구조 - NMOS의 Channel 저항(Rs) - Tech Shrink가 Channel 저항(Rs)에 영향이 있을까 - PN접합 - PN접합의 형성 및 동작 - 전기흐름이 활발한 예 - Depletion (부도체) 형성
2강. 메모리 비교 및 DRAM 특징
2-1강. 반도체 메모리 비교 (Lv.1)
- Warming up OX퀴즈 - 과자(Snack) vs 반도체(Memory) 차이점은? - Memory란 무엇인가? - 반도체 메모리 분류 - ROM_Mask ROM - ROM_One Time Programmable ROM - ROM_Erase Programmable ROM - ROM_Electrically Erase Programmable ROM - SPD (Serial Presence Detect) - RAM/SRAM - 차세대 Memory 특징 - DRAM Cell Structure - DRAM Circuit - NAND Cell Structure - NAND Circuit
2-2강. DRAM의 특징 (Lv.2)
- NAND Flash - NAND vs. DRAM 특징적인 차이 - 반도체 메모리 비교 (SRAM/ DRAM/ NAND Flash) - RAM (Random Access Memory) 의 정의 - RAM의 특징 - ROM의 특징 - Dynamic RAM이란? - Dynamic Cell - Static Cell - DRAM Cell Leakage - Refresh란? - 컴퓨터 시스템에서의 Memory역할
3강. DRAM의 구조 (Lv.1)
- Ingot & Wafer - DRAM Component Structure - DRAM Core, Bank, Peri. - DRAM Architecture Case Study - DDR4 - Data 저장방법 - DRAM의 구동 - DRAM Architecture Case Study - Chip, Mat & Cell Structure - DRAM Cell 4대 구성요소 - DRAM Block Diagram
4강. DRAM의 기본동작
4-1강. DRAM Core 동작 (Active / Read / Write / Precharge) (Lv.3)
- (OX 퀴즈) Precharge동작 - (OX 퀴즈) Read/Write/Erase 동작 - System과 DRAM간의 동작 - State Diagram - DRAM Core 동작 'Charge-Sharing' - 6F2, Open Bit Line 구조의 Core 동작 - Precharge 동작 - Active 동작 - Cross Couple BL S/A Latch 구조 - Restore - BL S/A 증폭
4-2강. DRAM의 Addressing 동작 (Lv.3)
- Read 동작 - CORE data I/O Line 구성 및 동작 예시(Bank) [부연 설명] - Wirte 동작 - Precharge 동작 - DRAM의 Addressing 동작 - Bank 내부 동작 및 Layout (6F2) - DRAM 동작의 이해 Summary